Verilog实现OFDM基带
本仓库提供了一个基于Verilog的OFDM基带实现资源文件,适用于使用Quartus II 15.0 (64-bit)和Modelsim SE-64 10.2c进行FPGA开发。该资源文件主要用于Cyclone V SX SoC—5CSXFC6D6F31C6N型号的FPGA,硬件平台为SoCKit(Cyclone V) + ARRADIO(AD9361)。
目录结构
- matlab_sim: OFDM基带发送部分的Matlab仿真代码。
- scripts: Modelsim功能仿真脚本文件。
- sim: Modelsim功能仿真工作目录及输出结果。
- source: OFDM基带发送部分的Verilog代码及其功能仿真代码。
- synthesis: Quartus II工程文件。
- tb: OFDM基带发送部分功能仿真顶层文件。
使用说明
Modelsim功能仿真
- 切换Modelsim路径至
scripts
目录下。 - 执行
do tx_msim.tcl
脚本进行OFDM基带发送部分的功能仿真。
注意事项
- 请确保使用的开发工具版本与描述一致。
- 在执行仿真前,请确保所有依赖文件已正确配置。
希望本资源文件能够帮助您顺利进行OFDM基带的开发与仿真。